diff --git a/content/en/news/007.md b/content/en/news/007.md new file mode 100644 index 0000000..ee237d4 --- /dev/null +++ b/content/en/news/007.md @@ -0,0 +1,39 @@ ++++ +title = 'SiFive 和 PLCT Lab 深化合作,推动 RISC-V 开源生态' +date = 2024-07-11 + ++++ + +**重点项目揭秘:GCC 支持与 RVV 测试架构** + +SiFive 和程序语言与编译技术实验室(以下简称 PLCT Lab)皆为 RISC-V 领域的重要参与者,双方在 RVI 项目工作中的开源社区领域已有过多次合作。今年,借助甲辰计划的机会,SiFive 和 PLCT Lab 将展开更多、更深入的合作。以下为您介绍双方目前进行中的两个重点项目。 + + **1. RVV Instrinsic 测试架构项目** + +SiFive 与 PLCT Lab 将合作改进 RISC-V Vector intrinsic 的测试和支持程度。目前,RIF 是唯一针对 RISC-V Vector intrinsic 的开源随机测试案例生成器,我们将携手提升该项目的质量,增强开源编译器对 RISC-V Vector intrinsic 的测试能力。 + +- 开发目标:支持 SiFive 定义的 vector C intrinsic 接口,并且提交至gcc上游,后续进行维护更新。 +- 开发语言:C语言、RISC-V 汇编指令、Dejagnu测试语言。 + + + +**2. SiFive vector C intrinsic APIs support on GCC upstream 项目** + +SiFive 与 PLCT Lab 还将合作改进 GCC 对 RISC-V Vector intrinsic 的支持,首要目标是将 SiFive 的 Vector extension 支持集成到 GCC 中。 + +- 开发目标:对 RVV intrinsic test frame work 进行维护更新。 +- 开发语言:C 语言、RISC-V 汇编指令、Dejagnu 测试语言、Python。 + + + +未来,SiFive 和 PLCT Lab 计划将在 GNU 工具链方面展开更多深入的讨论,并寻求紧密的合作机会。我们将群策群力,持续支持并贡献于开源社区,加速构建 RISC-V 生态建设。 + +![pic27.jpg](/news-images/pic27.jpg) + +SiFive 期待与您交流相关项目,并帮助您开拓无限的创新机会,欢迎与我们进一步联系: market-cn@sifive.com 欲了解更多信息,请访问 [SiFive.cn](https://www.sifive.cn/) + + + +> **关于 SiFive** + +> > 身为RISC-V的发明者与领导厂商,SiFive正在改变未来计算的典范,将RISC-V的无限潜力引领至世上最高性能与数据密集型应用中。SiFive所建构无与伦比的计算平台,能够在芯片设计的每个细分市场中,成功协助全世界众多科技领导厂商,从创新发明、优化至完美、并推出最先进的芯片设计解决方案,涵盖人工智能、机器学习、车用电子、数据中心、移动计算、与消费电子等应用领域。SiFive与您同行,创造RISC-V的无限未来。 \ No newline at end of file diff --git a/content/ja/news/007.md b/content/ja/news/007.md new file mode 100644 index 0000000..ee237d4 --- /dev/null +++ b/content/ja/news/007.md @@ -0,0 +1,39 @@ ++++ +title = 'SiFive 和 PLCT Lab 深化合作,推动 RISC-V 开源生态' +date = 2024-07-11 + ++++ + +**重点项目揭秘:GCC 支持与 RVV 测试架构** + +SiFive 和程序语言与编译技术实验室(以下简称 PLCT Lab)皆为 RISC-V 领域的重要参与者,双方在 RVI 项目工作中的开源社区领域已有过多次合作。今年,借助甲辰计划的机会,SiFive 和 PLCT Lab 将展开更多、更深入的合作。以下为您介绍双方目前进行中的两个重点项目。 + + **1. RVV Instrinsic 测试架构项目** + +SiFive 与 PLCT Lab 将合作改进 RISC-V Vector intrinsic 的测试和支持程度。目前,RIF 是唯一针对 RISC-V Vector intrinsic 的开源随机测试案例生成器,我们将携手提升该项目的质量,增强开源编译器对 RISC-V Vector intrinsic 的测试能力。 + +- 开发目标:支持 SiFive 定义的 vector C intrinsic 接口,并且提交至gcc上游,后续进行维护更新。 +- 开发语言:C语言、RISC-V 汇编指令、Dejagnu测试语言。 + + + +**2. SiFive vector C intrinsic APIs support on GCC upstream 项目** + +SiFive 与 PLCT Lab 还将合作改进 GCC 对 RISC-V Vector intrinsic 的支持,首要目标是将 SiFive 的 Vector extension 支持集成到 GCC 中。 + +- 开发目标:对 RVV intrinsic test frame work 进行维护更新。 +- 开发语言:C 语言、RISC-V 汇编指令、Dejagnu 测试语言、Python。 + + + +未来,SiFive 和 PLCT Lab 计划将在 GNU 工具链方面展开更多深入的讨论,并寻求紧密的合作机会。我们将群策群力,持续支持并贡献于开源社区,加速构建 RISC-V 生态建设。 + +![pic27.jpg](/news-images/pic27.jpg) + +SiFive 期待与您交流相关项目,并帮助您开拓无限的创新机会,欢迎与我们进一步联系: market-cn@sifive.com 欲了解更多信息,请访问 [SiFive.cn](https://www.sifive.cn/) + + + +> **关于 SiFive** + +> > 身为RISC-V的发明者与领导厂商,SiFive正在改变未来计算的典范,将RISC-V的无限潜力引领至世上最高性能与数据密集型应用中。SiFive所建构无与伦比的计算平台,能够在芯片设计的每个细分市场中,成功协助全世界众多科技领导厂商,从创新发明、优化至完美、并推出最先进的芯片设计解决方案,涵盖人工智能、机器学习、车用电子、数据中心、移动计算、与消费电子等应用领域。SiFive与您同行,创造RISC-V的无限未来。 \ No newline at end of file diff --git a/content/ko/news/007.md b/content/ko/news/007.md new file mode 100644 index 0000000..ee237d4 --- /dev/null +++ b/content/ko/news/007.md @@ -0,0 +1,39 @@ ++++ +title = 'SiFive 和 PLCT Lab 深化合作,推动 RISC-V 开源生态' +date = 2024-07-11 + ++++ + +**重点项目揭秘:GCC 支持与 RVV 测试架构** + +SiFive 和程序语言与编译技术实验室(以下简称 PLCT Lab)皆为 RISC-V 领域的重要参与者,双方在 RVI 项目工作中的开源社区领域已有过多次合作。今年,借助甲辰计划的机会,SiFive 和 PLCT Lab 将展开更多、更深入的合作。以下为您介绍双方目前进行中的两个重点项目。 + + **1. RVV Instrinsic 测试架构项目** + +SiFive 与 PLCT Lab 将合作改进 RISC-V Vector intrinsic 的测试和支持程度。目前,RIF 是唯一针对 RISC-V Vector intrinsic 的开源随机测试案例生成器,我们将携手提升该项目的质量,增强开源编译器对 RISC-V Vector intrinsic 的测试能力。 + +- 开发目标:支持 SiFive 定义的 vector C intrinsic 接口,并且提交至gcc上游,后续进行维护更新。 +- 开发语言:C语言、RISC-V 汇编指令、Dejagnu测试语言。 + + + +**2. SiFive vector C intrinsic APIs support on GCC upstream 项目** + +SiFive 与 PLCT Lab 还将合作改进 GCC 对 RISC-V Vector intrinsic 的支持,首要目标是将 SiFive 的 Vector extension 支持集成到 GCC 中。 + +- 开发目标:对 RVV intrinsic test frame work 进行维护更新。 +- 开发语言:C 语言、RISC-V 汇编指令、Dejagnu 测试语言、Python。 + + + +未来,SiFive 和 PLCT Lab 计划将在 GNU 工具链方面展开更多深入的讨论,并寻求紧密的合作机会。我们将群策群力,持续支持并贡献于开源社区,加速构建 RISC-V 生态建设。 + +![pic27.jpg](/news-images/pic27.jpg) + +SiFive 期待与您交流相关项目,并帮助您开拓无限的创新机会,欢迎与我们进一步联系: market-cn@sifive.com 欲了解更多信息,请访问 [SiFive.cn](https://www.sifive.cn/) + + + +> **关于 SiFive** + +> > 身为RISC-V的发明者与领导厂商,SiFive正在改变未来计算的典范,将RISC-V的无限潜力引领至世上最高性能与数据密集型应用中。SiFive所建构无与伦比的计算平台,能够在芯片设计的每个细分市场中,成功协助全世界众多科技领导厂商,从创新发明、优化至完美、并推出最先进的芯片设计解决方案,涵盖人工智能、机器学习、车用电子、数据中心、移动计算、与消费电子等应用领域。SiFive与您同行,创造RISC-V的无限未来。 \ No newline at end of file diff --git a/content/ru/news/007.md b/content/ru/news/007.md new file mode 100644 index 0000000..ee237d4 --- /dev/null +++ b/content/ru/news/007.md @@ -0,0 +1,39 @@ ++++ +title = 'SiFive 和 PLCT Lab 深化合作,推动 RISC-V 开源生态' +date = 2024-07-11 + ++++ + +**重点项目揭秘:GCC 支持与 RVV 测试架构** + +SiFive 和程序语言与编译技术实验室(以下简称 PLCT Lab)皆为 RISC-V 领域的重要参与者,双方在 RVI 项目工作中的开源社区领域已有过多次合作。今年,借助甲辰计划的机会,SiFive 和 PLCT Lab 将展开更多、更深入的合作。以下为您介绍双方目前进行中的两个重点项目。 + + **1. RVV Instrinsic 测试架构项目** + +SiFive 与 PLCT Lab 将合作改进 RISC-V Vector intrinsic 的测试和支持程度。目前,RIF 是唯一针对 RISC-V Vector intrinsic 的开源随机测试案例生成器,我们将携手提升该项目的质量,增强开源编译器对 RISC-V Vector intrinsic 的测试能力。 + +- 开发目标:支持 SiFive 定义的 vector C intrinsic 接口,并且提交至gcc上游,后续进行维护更新。 +- 开发语言:C语言、RISC-V 汇编指令、Dejagnu测试语言。 + + + +**2. SiFive vector C intrinsic APIs support on GCC upstream 项目** + +SiFive 与 PLCT Lab 还将合作改进 GCC 对 RISC-V Vector intrinsic 的支持,首要目标是将 SiFive 的 Vector extension 支持集成到 GCC 中。 + +- 开发目标:对 RVV intrinsic test frame work 进行维护更新。 +- 开发语言:C 语言、RISC-V 汇编指令、Dejagnu 测试语言、Python。 + + + +未来,SiFive 和 PLCT Lab 计划将在 GNU 工具链方面展开更多深入的讨论,并寻求紧密的合作机会。我们将群策群力,持续支持并贡献于开源社区,加速构建 RISC-V 生态建设。 + +![pic27.jpg](/news-images/pic27.jpg) + +SiFive 期待与您交流相关项目,并帮助您开拓无限的创新机会,欢迎与我们进一步联系: market-cn@sifive.com 欲了解更多信息,请访问 [SiFive.cn](https://www.sifive.cn/) + + + +> **关于 SiFive** + +> > 身为RISC-V的发明者与领导厂商,SiFive正在改变未来计算的典范,将RISC-V的无限潜力引领至世上最高性能与数据密集型应用中。SiFive所建构无与伦比的计算平台,能够在芯片设计的每个细分市场中,成功协助全世界众多科技领导厂商,从创新发明、优化至完美、并推出最先进的芯片设计解决方案,涵盖人工智能、机器学习、车用电子、数据中心、移动计算、与消费电子等应用领域。SiFive与您同行,创造RISC-V的无限未来。 \ No newline at end of file diff --git a/content/zh/news/007.md b/content/zh/news/007.md new file mode 100644 index 0000000..ee237d4 --- /dev/null +++ b/content/zh/news/007.md @@ -0,0 +1,39 @@ ++++ +title = 'SiFive 和 PLCT Lab 深化合作,推动 RISC-V 开源生态' +date = 2024-07-11 + ++++ + +**重点项目揭秘:GCC 支持与 RVV 测试架构** + +SiFive 和程序语言与编译技术实验室(以下简称 PLCT Lab)皆为 RISC-V 领域的重要参与者,双方在 RVI 项目工作中的开源社区领域已有过多次合作。今年,借助甲辰计划的机会,SiFive 和 PLCT Lab 将展开更多、更深入的合作。以下为您介绍双方目前进行中的两个重点项目。 + + **1. RVV Instrinsic 测试架构项目** + +SiFive 与 PLCT Lab 将合作改进 RISC-V Vector intrinsic 的测试和支持程度。目前,RIF 是唯一针对 RISC-V Vector intrinsic 的开源随机测试案例生成器,我们将携手提升该项目的质量,增强开源编译器对 RISC-V Vector intrinsic 的测试能力。 + +- 开发目标:支持 SiFive 定义的 vector C intrinsic 接口,并且提交至gcc上游,后续进行维护更新。 +- 开发语言:C语言、RISC-V 汇编指令、Dejagnu测试语言。 + + + +**2. SiFive vector C intrinsic APIs support on GCC upstream 项目** + +SiFive 与 PLCT Lab 还将合作改进 GCC 对 RISC-V Vector intrinsic 的支持,首要目标是将 SiFive 的 Vector extension 支持集成到 GCC 中。 + +- 开发目标:对 RVV intrinsic test frame work 进行维护更新。 +- 开发语言:C 语言、RISC-V 汇编指令、Dejagnu 测试语言、Python。 + + + +未来,SiFive 和 PLCT Lab 计划将在 GNU 工具链方面展开更多深入的讨论,并寻求紧密的合作机会。我们将群策群力,持续支持并贡献于开源社区,加速构建 RISC-V 生态建设。 + +![pic27.jpg](/news-images/pic27.jpg) + +SiFive 期待与您交流相关项目,并帮助您开拓无限的创新机会,欢迎与我们进一步联系: market-cn@sifive.com 欲了解更多信息,请访问 [SiFive.cn](https://www.sifive.cn/) + + + +> **关于 SiFive** + +> > 身为RISC-V的发明者与领导厂商,SiFive正在改变未来计算的典范,将RISC-V的无限潜力引领至世上最高性能与数据密集型应用中。SiFive所建构无与伦比的计算平台,能够在芯片设计的每个细分市场中,成功协助全世界众多科技领导厂商,从创新发明、优化至完美、并推出最先进的芯片设计解决方案,涵盖人工智能、机器学习、车用电子、数据中心、移动计算、与消费电子等应用领域。SiFive与您同行,创造RISC-V的无限未来。 \ No newline at end of file diff --git a/static/news-images/pic27.jpg b/static/news-images/pic27.jpg new file mode 100644 index 0000000..e01867a Binary files /dev/null and b/static/news-images/pic27.jpg differ