Skip to content

Latest commit

 

History

History
12 lines (11 loc) · 1.17 KB

README.md

File metadata and controls

12 lines (11 loc) · 1.17 KB

This directory sub-tree contains HDL sources for top level designs and is organized in

Directory Content s3 n2 n3 atl n4 n4d arty as7 b3 c7
tst_mig MIG core tester - - - - - y y - - -
tst_rlink rlink tester (over serial links) y y y - y y y - y y
tst_rlink_cuff rlink tester (over Cypress FX2) - y y y - - - - - -
tst_serloop serial port loop back tester y y y - y y - - - -
tst_snhumanio Digilent board human IO tester y y y y y y - - y -
tst_sram memory tester y y y - y y y - - y
w11a w11a systems y y y - y y y y y y